Post Image

基于CrossLink-NX FPGA的核心板电路设计

今天分享的核心板采用LATTICE公司CrossLink-NX系列的LIFCL-17-7MG121C作为主控制器,特别适合MIPI总线的开发。核心板采用88个槽形孔与母板连接,其中GPIO信号54个,D-PHY信号20个,电源和地14个。这款核心板能够方便用户对核心板的二次开发利用。核心板结构尺寸为66(mm)× 54(mm)。...

查看详细
Post Image

低成本馈电保护电路设计

在使用有源天线时,天线热插拔、甚至天线本身电路的故障可能会导致接收机馈电口发生短路、打火的情况。设计这个电路用于保护馈电口不会发生长时间短路,从而保护接收机和有源天线。电路仅采用了一个三极管和一个mos管以及若干阻容元件,成本低,可靠性高。除了用于保护馈电端口,也可以应用于许多其他的场景。...

查看详细
Post Image

基于Arria 10 FPGA的核心板电路研制

物联网,智能汽车,云计算在我们生活中已经耳熟能详,随着FPGA的更新进步,在各类电子科技中不断发力,让我们的生活变得更加智能和便捷。下面给大家介绍一下来自Intel的FPGA Arria 10以及明德阳研发的一款Arria 10的核心板电路设计。...

查看详细
Post Image

原理图和PCB设计中《0欧姆电阻的作用》

本文为明德扬原创文章,转载请注明出处!1.引言深圳明德扬科技教育有限公司(简称MDY)研发了多款FPGA开发板(如MP5620、MP5705)、FPGA核心板(如MP5650、MP5652)以及FMC子板等模块。在进行电路原理图和PCB设计时,我们经常会使用到0欧姆电阻,实际上0欧姆电阻的并非真正的阻值为零欧姆,欧姆电阻实际是电阻值很小的...

查看详细
Post Image

FPGA视频拼接项目LVDS视频传输数据接口介绍

LVDS(Low Voltage Differential Signaling)即低压差分信号传输,是一种满足当今高性能数据传输应用的新型技术。由于其可使系统供电电压低至 2V,因此它还能满足未来应用的需要。此技术基于ANSI/TIA/EIA-644 LVDS 接口标准。LVDS 技术拥有 330mV 的低压差分信号 (250mV MIN and 450mV MAX) 和快速过渡时间。 这可以让产品达到自 100 Mbps 至超过 1 Gbps 的高数据速率。此外,这种低压摆幅可以降低功耗消散,同时具备差分传输的优点。...

查看详细
Post Image

PCIE IP核介绍

PCIE是一种高速串行计算机扩展总线标准,属于高速串行点对点双通道高带宽传输,所连接的设备分配独享通道带宽,不共享总线带宽,支持主动电源的管理,错误报告,端对端的可靠性传输,热插拔以及服务质量等功能。优点有数据传输速率高,发展潜力相当大。...

查看详细
Post Image

4K-Led显示屏存储和显示的原理

最近在做4k-led的项目,一个接收卡驱动的led的点数是1024 * 256,今天来分享一下FPGA驱动led的原理...

查看详细
Post Image

Xilinx官方的DP例程的建立步骤

明德扬(MDY)为某公司研制的被动立体转主动立体视频模块,该模块将3840×1080/60Hz视频转成1920×1080/120Hz视频。视频输入接口为DP,输出接口为DP和HDMI,基于Xilinx K7325t的高速收发器,特点是无需外围接收/发送芯片,大大简化了硬件设计。该视频接口转换模块如图1所示,其中k7核心板型号为MP5650,底板和核心板均为明德扬自研产品。...

查看详细
Post Image

AD采样电路中巴伦匝数比的选择

明德扬(MDY)在2022年承担了多个高速ADC研发项目,今天给大家分享AD采样电路中巴伦匝数比的选择...

查看详细
Post Image

AD9747混合模式的作用

背景 明德扬(MDY)在2022年承担了多个高速ADC研发项目,今天给大家分享AD9747混合模式的作用。在ADDA系统中,AD前端采集到的带通信号,经FPGA做数字信号处理后通过DAC进行数模转换输出。AD输出采用欠采样模式,FPGA数字信号处理的时钟与AD时钟相等,而DA的时钟需要2倍以上的AD时钟。...

查看详细