官方论坛
官方淘宝
官方博客
微信公众号
点击联系吴工 点击联系周老师
您的当前位置:主页-old > 教程中心 > 问题解答 >

时钟和PLL问题的交流【汇总帖】

发布时间:2023-04-13   作者:admin 浏览量:

如果同学们的问题我们帖子里面没有的请第一时间联系我微信同步:18022859964江老师,我们对新问题进行补充!


通过平时同学们反馈学习中经常用到的学习点,因此明德扬最近做了抖音系列短视频,都是一些FPGA学习技巧分享.
大家感兴趣可以关注明德扬抖音号:87481069842,内容不断更新!记得关注点赞学习不迷路!







【问题1】PLL的ip核频率能调到1HZ吗?

答:不可以,对于这种问题,可以打开ip核的生成界面,设置一下看看,可以设置就是能达到,不能设置就是达不到


【问题2】对于板子硬件上造成时钟不稳定,在设计中如何改善?

答:使用pll就可以,占空比影响不大,一般没啥问题


【问题3】FPGA在设置pll的ip核怎么可以把locked信号去掉

答:不勾选,就没有了

 


【问题4】一个时钟经过PLL后,还是同步时钟吗?

答:PLL可以设置为同频同相,这样PLL出来的时钟将与进入的时钟是相同的,是同步时钟。      异步时钟,通常是指不同源的时钟,指不同晶振产生的时钟。

【问题4】当需要的频率,小于PLL的最小范围时,怎么做?

答:如果频率都小于PLL的最小范围,说明这个时钟频率很小了,这个时候可以使用计数器来分频,一般不会有问题的,毕竟速度小。


【问题5】如何检查时钟是否正常?

答: 1. 使用示波器测量,可以观测到时钟是否稳定以及频率是否正确。
       2. 将时钟连到PLL上,观测信号lock是否为1,为1表示正常。注意,这只能说明时钟稳定,不能说明频率正确。
       3. 将时钟连到在线调试工具,作为采样时钟,如果调试工具正常工作,说明时钟是有的,但不能说明时钟稳定,不能说明频率正确。


【问题6】一对差分时钟,可以同时给两个模块提供频率吗?

解答:fpga工程内部一般都需要将接口的差分时钟转为单端时钟再使用,可以同时给多个模块使用。


温馨提示:明德扬除了培训学习还有项目承接业务,擅长的项目主要包括的方向有以下几个方面:


1. MIPI视频拼接


2. SLVS-EC转MIPI接口(IMX472 IMX492)

3. PCIE采集系统

4. 图像项目

5. 高速多通道ADDA系统

6. 基于FPGA板卡研发

7. 前端模拟采集、射频、电荷灵敏前置放大器


需要了解相关信息可以联系江老师18022859964(微信同号)
明德扬科技教育



   拓展阅读