串行ADC布局布线设计要点!

  发布时间:2023-11-07  |    作者:管理员  |  浏览量:728

  

明德扬(MDY)在2022年承担了多个高速ADC研发项目,今天给大家分享串行ADC布局布线设计要点!



一、PCB布局设计注意要点:

电源部分尽量远离AD与时钟部分。

电源部分,主芯片FPGA,时钟部分尽量放同一面,AD部分放一面,这样既能减弱数字部分的信号对AD部分的干扰,又能方便结构统一做散热;(此设计点是限于板子空间小的情况下处理)。

AD芯片与时钟芯片的LDO电源要靠近各供给模块芯片放置。

AD模块之间间距尽量大,并且AD的多路输入端之间尽量留出空间做结构隔离条。



二、PCB布线设计注意要点:

AD模块的输入端由单端50ohm经过变压器后转为差分100ohm这段模拟信号,单端阻抗要控制50ohm,差分阻抗要控制100ohm,走表层,路径尽量短。

AD模块的数字部分的每1路数据信号由[AD*_D0---AD*_D*]组成,同层同组,以AD_DCO_CLK为参考进行等长匹配,等长公差控制在±50mil(如空间足够,公差可以尽量做小)。

每个AD芯片的数字信号尽量做到等长,公差控制在±50mil,以保证多个AD模块同时使用时,数据信号同步。

每个AD芯片的CLK时钟信号到时钟芯片的长度要等长,走差分对,控制100ohm阻抗,单对差分内等长公差控制在±5mil,差分对之间等长公差控制在±10mil。

ADC_SYNC信号要走T型走线,到每个AD芯片上的长度要等长匹配。

 

图片1.png





温馨提示:明德扬擅长的项目主要包括的方向有以下几个方面:

1. MIPI视频拼接

2. SLVS-EC转MIPI接口(IMX472 IMX492)

  3. PCIE采集系统

  4. 图像项目

  5. 高速多通道ADDA系统

  6. 基于FPGA板卡研发
  
  7. 前端模拟采集、射频、电荷灵敏前置放大器

 有相关需求可以联系:兰老师18011939283(微信同号)

000.png


本文TAG:高速ADDA板卡,高速数据采集板卡,ADC板卡定制开发,FPGA板卡ADC板卡

Copyright © 2012-2023 版权所有:深圳明德扬科技教育有限公司